# Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia de la Computación



#### IIC2343 - Arquitectura de Computadores

## Tutorial Simulación Vivado

# **Objetivos**

- Lograr simular un circuito desde la aplicación Vivado.
- Visualizar las señales generadas en cada instancia.

## Antes de empezar

En este documento se detallará cómo podrán comenzar a probar su código de VHDL sin necesidad de la placa. Tengan en consideración que se da por hecho de que ustedes ya entienden cómo funciona el lenguaje de VHDL a la hora de leer lo que sigue a continuación, si aun no lo han hecho por favor lean los pdfs introductorios publicados en el github del curso.

#### Introducción

Durante el semestre, los alumnos del curso deben simular en una placa Basys3 un computador básico utilizando un lenguaje de simulación de hardware, es decir, simular los componentes y conexiones entre ellos, junto con manejar *input* y *output* de forma binaria para su procesamiento. El siguiente tutorial tiene como objetivo enseñar una alternativa de testing del computador básico que no requiere del proceso de simular el proyecto en en la placa entregada para probar el funcionamiento del mismo. Con esta herramienta, los alumnos podrán visualizar en su computador como van variando las señales generadas durante el tiempo con el fin de *debuggear* con mayor rapidez su computador.

#### **Pasos Previos**

Antes de crear un archivo de simulación, es necesario verificar:

- 1. Que todos los bloques de control de flujo, como with/select o if/else tengan la opción por default.
  - with/select: si no cubren todas las opciones de la señal de control, deben incluir la opción others

```
with a select b <=
"1000" when "00",
"0100" when "01",
"0010" when "10",
"0001" when "11";
"0000" when others;</pre>
```

• *if/else*: deben incluir el **else** aunque no se utilice.

```
if (X = 5) and (Y = 9) then
  Z <= A;
elsif (X >= 5) then
  Z <= B;
else
  -- no tienen porqué tener alguna instrucción, puede quedar vacío.
end if;</pre>
```

2. Deben inicializar todas las señales de sus componentes en 0 de la siguiente manera:

```
signal btn : std_logic_vector (4 downto 0) := (others => '0');
signal c : std_logic := '0';
```

3. Cambiar el clock a full.

### Crear un archivo simulación

Para crear este archivo deben apretar el botón add source... y luego hacer click en add simulation source. Ponerle el nombre que estimen conveniente.





Se crerá una nueva carpeta que contendrá los archivos de simulación, como se aprecia en la cuarta figura.

Ahora, hay que abrir el archivo recién creado, que tendrá el nombre que dieron.

## Escribir código en el archivo

1. El archivo recién generado se verá así:

```
entity sim1 is
-- Port ();
end sim1;
architecture Behavioral of sim1 is
begin
end Behavioral;
```

2. En el archivo recién generado, deben crear una instancia del componente Basys3, para esto deben declararla como componente.

```
component Basys3
   Port (
                           std_logic_vector (2 downto 0);
                    : in
                           std_logic_vector (4 downto 0);
        btn
                    : in
                    : out std_logic_vector (3 downto 0)
        led
        clk
                    : in
                           std_logic;
                           std_logic_vector (7 downto 0);
        seg
                    : out
                           std_logic_vector (3 downto 0)
        an
                    : out
    );
end component;
```

3. Agregar las señales que corresponden a este componente. A continuación, se muestran las señales de entrada y salida del componente Basys3 (ojo que estas señales cambiarán a lo largo del semestre):

```
signal sw : std_logic_vector(2 downto 0) := (others => '0');
signal btn : std_logic_vector (4 downto 0) := (others => '0');
signal led : std_logic_vector (3 downto 0) := (others => '0');
signal clk : std_logic := '0';
signal seg : std_logic_vector (7 downto 0) := (others => '0');
signal an : std_logic_vector (3 downto 0) := (others => '0');
```

4. Ahora que recordamos sus seáles, vamos a instanciar Basys3 despues del 'begin'

5. Generar proceso donde cambiamos el clock cada 5 nanosegundos, (tambien podemos cambiar algo más como apretar los switch en algún momento o los botones)

```
proc: process
   begin
        btn <= "01010";
        clk <= '0';
        L1: loop
        if clk = '0' then
             clk <= '1';
        else
             clk <= '0';
        end if;
        wait for 5 ns;
        end loop L1;
        wait;
end process proc;</pre>
```

## Archivo de ejemplo

```
entity sim1 is
-- Port ();
end sim1;
architecture Behavioral of sim1 is
component Basys3
   Port (
                   : in std_logic_vector (3 downto 0);
       SW
                   : in std_logic_vector (4 downto 0);
       btn
                   : out std_logic_vector (3 downto 0);
       led
        clk
                  : in
                          std_logic;
                   : out std_logic_vector (7 downto 0);
       seg
       an
                   : out std_logic_vector (3 downto 0)
    );
end component;
signal sw : std_logic_vector(3 downto 0) := (others => '0');
signal btn : std_logic_vector (4 downto 0) := (others => '0');
signal led : std_logic_vector (3 downto 0) := (others => '0');
signal clk : std_logic := '0';
signal seg : std_logic_vector (7 downto 0) := (others => '0');
signal an : std_logic_vector (3 downto 0) := (others => '0');
BEGIN
 inst_Basys: Basys3 port map (sw, btn, led, clk, seg, an);
proc: process
 begin
    btn <= "01010";
```

```
sw <= "1001";
clk <= '0';
L1: loop
    if clk = '0' then
        clk <= '1';
    else
        clk <= '0';
    end if;
    wait for 10 ns;
end loop L1;
wait;
end process proc;
END Behavioral;</pre>
```

## Ejecutar la simulación

Para correr la simulación primero debemos seleccionar el archivo que acabamos de crear como archivo de simulación. Para esto se debe hacer click en **Simulation Settings** en el panel izquierdo de Vivado y luego, en la ventana que se abre, hacer click en los puntos suspensivos y seleccionar la entidad.

Una vez configurado esto se debe hacer click en **Run Simulation**. Esto compilará el código (toma tiempo) y abrirá una ventana con el resultado de la simulación, en esta verán una ventana negra que contiene las señales y sus valores durante el tiempo. Para agregar señales a esta ventana se pueden arrastrar desde los paneles a la izquierda que contienen las entidades (en el panel de más a la izquierda) y las señales respectivas a la entidad seleccionada (en el panel central).

